dready
из ветки по фх, на какой памяти это испытывали не знаю.
- Further i found out that the CPU-NB use less voltage lf tRC is high (tRC 40

)
- Also i fiund out if you push the Processor ODT from 60 to 120 Ohms and the Refresh Cyclus up to 300ns, the RAM works with much tighter timings and less voltage
________
вот рекомендации от самой амд:
The optimal Tras and Trc timing parameter value is calculated as follows:
Tras = Tcl + Trcd + Trp
Example: Tras should be set to 21 in case of CL7-7-7 -settings
Trc = Tras + Tcl
Example: Trc should be set to 28 in case of CL7 +
Tras = 21 -settings
NOTE: Setting Trc to a higher value may improve the margins – example: 42
_______
инфы особо нет - то ли ни кто не заморачиваеться, то ли все жмотятся ею делиться (более вероятно). Статьи за средину нулевых на ддр2 и хр как то не актуально, скорее всего для каждой платформы и памяти свои особенности.
_______
Майор недавно скупал первые плашки ддр3 с высокой частотой и напряжением, наверняка что то знает но не скажет
